Projekte
Hier finden Sie Informationen über unsere Projekte.
Laufende Projekte
- InvasIC: Sonderforschungsbereich/Transregio 89 — Invasives Rechnen
- Grundlagen Invasiven Rechnens (A01)
- Charakterisierung und Analyse Invasiver Algorithmen zur Entwurfszeit (A04)
- Invasive eng gekoppelte Prozessorfelder (B02)
- Übersetzung und Code-Erzeugung für Invasive Programme (C03)
- TCPA_INT – Integration und Verbindung von eng gekoppelten Prozessorfeldern (T01)
- Zentrale Dienste des SFB/Transregio und Öffentlichkeitsarbeit (Z01)
- Validierung und Demonstrator (Z02)
- InvasIC: Sonderforschungsbereich/Transregio 89 — Invasives Rechnen
- Grundlagen Invasiven Rechnens (A01)
- Charakterisierung und Analyse Invasiver Algorithmen zur Entwurfszeit (A04)
- Invasive eng gekoppelte Prozessorfelder (B02)
- Übersetzung und Code-Erzeugung für Invasive Programme (C03)
- TCPA_INT – Integration und Verbindung von eng gekoppelten Prozessorfeldern (T01)
- Zentrale Dienste des SFB/Transregio und Öffentlichkeitsarbeit (Z01)
- Validierung und Demonstrator (Z02)
- InvasIC: Sonderforschungsbereich/Transregio 89 — Invasives Rechnen
- Grundlagen Invasiven Rechnens (A01)
- Charakterisierung und Analyse Invasiver Algorithmen zur Entwurfszeit (A04)
- Invasive eng gekoppelte Prozessorfelder (B02)
- Übersetzung und Code-Erzeugung für Invasive Programme (C03)
- TCPA_INT – Integration und Verbindung von eng gekoppelten Prozessorfeldern (T01)
- Zentrale Dienste des SFB/Transregio und Öffentlichkeitsarbeit (Z01)
- Validierung und Demonstrator (Z02)
Open-Source-Projekte
Abgeschlossene Projekte
- BUILDABONG – Entwurf anwendungsspezifischer Prozessoren
- CoMap
- EVOLIVO
- ExaStencils
- Fit4ML
- HBS: Graduiertenkolleg „Heterogene Bildsysteme“, Projekt B3
- HighPerMeshes
- INI.FAU: Parallelisierung und Ressourcenabschätzung von Algorithmen für heterogene FAS-Architekturen
- MMSys
- InvasIC: Sonderforschungsbereich/Transregio 89 — Invasives Rechnen
- KISS
- AEOS
- Automobilsensorik@ESI
- CogniPower
- CRAU
- DIANA
- GEFA
- HLESI
- INI.FAU: Entwurf und Evaluierung hochverfügbarer Ethernet-basierter E/E-Architekturen für latenz- und sicherheitskritische Anwendungen
- INI.FAU: Integrale Sicherheitsarchitektur – Modellierung, Analyse, Optimierung und Variantenmanagement
- JReliability
- KoDaK
- PowerEval
- SEIS
- SFB694 Teilprojekt B5
- SpecVer
- SystemC-basierte Performance-Abschätzung des Channel-Subsystems der System z Architektur